Buscar

Estamos realizando la búsqueda. Por favor, espere...

VALENTIN PUENTE VARONA

  • Publicaciones

    28

  • Proyectos

    7

  • Tesis

    3

  • Patentes y tecnologías

    6

 vpuente@unican.es

 Facultad de Ciencias. Avda. de los Castros, 48. 39005 Santander

Catedrático de Universidad

Doctor en Ciencias (Físicas)

 Computer Engineering

 DEPARTAMENTO DE INGENIERÍA INFORMÁTICA Y ELECTRÓNICA

Áreas de especialidad: ARQUITECTURA Y TECNOLOGIA DE COMPUTADORES

Identificadores

28 resultados 
    1 de 2  Siguiente  Última

Performance characterization of popular DNN models on out-of-order CPUs

Comunicación a Congreso

2023 32nd International Conference on Parallel Architecture and Compilation Techniques: PACT 2023: Vienna, Austria, 21-25 October 2023: proceedings

 Autoría: PABLO PRIETO TORRALBO, PABLO ABAD FIDALGO, JOSE ANGEL GREGORIO MONASTERIO, VALENTIN PUENTE VARONA

 2023

Top-down performance profiling on NVIDIA's GPUs

Comunicación a Congreso

2022 IEEE 36th International Parallel and Distributed Processing Symposium: proceedings

 Autoría: ALVARO SAIZ SANCHEZ, PABLO PRIETO TORRALBO, PABLO ABAD FIDALGO, JOSE ANGEL GREGORIO MONASTERIO, VALENTIN PUENTE VARONA

 2022

Herramienta para la identificación de los cuellos de botella en microarquitecturas de GPUs

Comunicación a Congreso

Avances en arquitectura y tecnología de computadores : Actas de las Jornadas SARTECO 2022

 Autoría: ALVARO SAIZ FERNANDEZ, PABLO PRIETO TORRALBO, PABLO ABAD FIDALGO, JOSE ANGEL GREGORIO MONASTERIO, VALENTIN PUENTE VARONA

 2022

Fast, accurate processor evaluation through heterogeneous, sample-based benchmarking

Artículo de Revista

IEEE Transactions on Parallel and Distributed Systems, 2021, 32(12), 2983-2995

 Autoría: PABLO PRIETO TORRALBO, PABLO ABAD FIDALGO, JOSE ANGEL GREGORIO MONASTERIO, VALENTIN PUENTE VARONA

 17/05/2021

BenchCast: meta-benchmarking para evaluación de rendimiento del procesador

Comunicación a Congreso

Avances en arquitectura y tecnología de computadores: Actas de las Jornadas SARTECO 20/21. Málaga, 21 a 24 de Septiembre de 2021

 Autoría: PABLO PRIETO TORRALBO, PABLO ABAD FIDALGO, JOSE ANGEL HERRERO VELASCO, JOSE ANGEL GREGORIO MONASTERIO, VALENTIN PUENTE VARONA

 2021

Rainbow: a composable coherence protocol for multi-chip servers

Artículo de Revista

Concurrency and Computation: Practice and Experience, 2020, 32(24), e5947

 Autoría: LUCIA GREGORIO MENEZO, VALENTIN PUENTE VARONA, JOSE ANGEL GREGORIO MONASTERIO

 01/12/2020

SPECcast: A Methodology for Fast Performance Evaluation with SPEC CPU 2017 Multiprogrammed Workloads

Comunicación a Congreso

Proceedings of the 49th International Conference on Parallel Processing, Edmonton, Canada, August 17-20, 2020

 Autoría: PABLO PRIETO TORRALBO, PABLO ABAD FIDALGO, JOSE ANGEL HERRERO VELASCO, JOSE ANGEL GREGORIO MONASTERIO, VALENTIN PUENTE VARONA

 2020

Architecting racetrack memory preshift through pattern-based prediction mechanisms

Comunicación a Congreso

2019 IEEE 33rd International Parallel and Distributed Processing Symposium : IPDPS 2019 : Proceedings, 20-24 May 2019, Rio de Janeiro, Brazil

 Autoría: ADRIAN COLASO DIEGO, PABLO PRIETO TORRALBO, PABLO ABAD FIDALGO, VALENTIN PUENTE VARONA, JOSE ANGEL GREGORIO MONASTERIO

 2019

CLASSIC: A cortex-inspired hardware accelerator

Artículo de Revista

Journal of Parallel and Distributed Computing, 2019, 134, 140-152

 Autoría: VALENTIN PUENTE VARONA, JOSE ANGEL GREGORIO MONASTERIO

 01/12/2019

Memory hierarchy characterization of NoSQL applications through full-system simulation

Artículo de Revista

IEEE Transactions on Parallel and Distributed Systems, 2018, 29(5), 1161-1173

 Autoría: ADRIAN COLASO DIEGO, PABLO PRIETO TORRALBO, JOSE ANGEL HERRERO VELASCO, PABLO ABAD FIDALGO, LUCIA GREGORIO MENEZO, VALENTIN PUENTE VARONA, JOSE ANGEL GREGORIO MONASTERIO

 01/05/2018

MOSAIC: a scalable coherence Protocol

Artículo de Revista

International Journal of Parallel Programming, 2018, 46, 1110-1138

 Autoría: LUCIA GREGORIO MENEZO, VALENTIN PUENTE VARONA, PABLO ABAD FIDALGO, JOSE ANGEL GREGORIO MONASTERIO

 2018

Precisión vs. Coste Computacional en la Simulación de Sistemas Distribuidos

Comunicación a Congreso

Avances en arquitectura y tecnología de computadores : actas de las Jornadas SARTECO, 12-14 sept., Teruel

 Autoría: ADRIAN COLASO DIEGO, PABLO PRIETO TORRALBO, JOSE ANGEL HERRERO VELASCO, PABLO ABAD FIDALGO, VALENTIN PUENTE VARONA, JOSE ANGEL GREGORIO MONASTERIO

 2018

An adaptive cache coherence protocol: trading storage for traffic

Artículo de Revista

Journal of Parallel and Distributed Computing, 2017, 102, 163-174

 Autoría: LUCIA GREGORIO MENEZO, VALENTIN PUENTE VARONA, JOSE ANGEL GREGORIO MONASTERIO

 01/04/2017

AC-WAR: Architecting the Cache Hierarchy to Improve the Lifetime of a Non-Volatile Endurance-Limited Main Memory

Artículo de Revista

IEEE Transactions on Parallel and Distributed Systems, Vol. 27, Iss. 1 (1 2016)

 Autoría: PABLO ABAD FIDALGO, PABLO PRIETO TORRALBO, VALENTIN PUENTE VARONA, JOSE ANGEL GREGORIO MONASTERIO

 01/01/2016

Flask coherence: a morphable hybrid coherence protocol to balance energy, performance and scalability

Comunicación a Congreso

2015 IEEE 21st International Symposium on High Performance Computer Architecture : HPCA 2015, 7-11 Feb

 Autoría: LUCIA GREGORIO MENEZO, VALENTIN PUENTE VARONA, JOSE ANGEL GREGORIO MONASTERIO

 2015

3D stacking of high-performance processors

Comunicación a Congreso

2014 IEEE 20th International Symposium on High Performance Computer Architecture : HPCA 2014, 15-19 Feb

 Autoría: PHILIP EMMA, ALPER BUYUKTOSUNOGLU, MICHAELE HEALY, KRISHNAN KAILAS, VALENTIN PUENTE VARONA, ROY YU, ALLAN HARTSTEIN, PRAID BOSE, JAIME MORENO

 2014

Interaction of NoC design and coherence protocol in 3D-Stacked CMPs

Comunicación a Congreso

2013 Euromicro Conference on Digital System Design (DSD) : Proceedings

 Autoría: PABLO ABAD FIDALGO, PABLO PRIETO TORRALBO, LUCIA GREGORIO MENEZO, ADRIAN COLASO DIEGO, VALENTIN PUENTE VARONA, JOSE ANGEL GREGORIO MONASTERIO

 2013

CMP off-chip bandwidth scheduling guided by instruction criticality

Comunicación a Congreso

ICS '13: Proceedings of the 27th international ACM conference on International Conference on Supercomputing, 10-14 June, Eugene, Oregón

 Autoría: PABLO PRIETO TORRALBO, VALENTIN PUENTE VARONA, JOSE ANGEL GREGORIO MONASTERIO

 2013

The case for a scalable coherence protocol for complex on-chip cache hierarchies in many-core systems

Comunicación a Congreso

International Conference on Parallel Architecture and Compilation Techniques (PACT), 7-11 September, 2013, Edinburgh, Scotland (UK)

 Autoría: LUCIA GREGORIO MENEZO, VALENTIN PUENTE VARONA, JOSE ANGEL GREGORIO MONASTERIO

 2013

LIGERO: A light but efficient router conceived for cache-coherent chip multiprocessors

Artículo de Revista

ACM Transactions on Architecture and Code Optimization, 2013, 9(4), 1-21

 Autoría: PABLO ABAD FIDALGO, VALENTIN PUENTE VARONA, JOSE ANGEL GREGORIO MONASTERIO

 2013

Adaptive-tree multicast: efficient multidestination support for CMP communication substrate

Artículo de Revista

IEEE Transactions on Parallel and Distributed Systems, 2012, 23(11), 2010-2023

 Autoría: PABLO ABAD FIDALGO, VALENTIN PUENTE VARONA, LUCIA GREGORIO MENEZO, JOSE ANGEL GREGORIO MONASTERIO

 01/11/2012

Balancing performance and cost in CMP interconnection networks

Artículo de Revista

IEEE Transactions on Parallel and Distributed Systems, 2012, 23(3), 452-459

 Autoría: PABLO ABAD FIDALGO, VALENTIN PUENTE VARONA, JOSE ANGEL GREGORIO MONASTERIO

 01/03/2012

Improving coherence protocol reactiveness by trading bandwidth for latency

Comunicación a Congreso

ACM International Conference on Computing Frontiers 2012 (CF 2012): Proceedings, 15-17 May, 2012, Cagliari, Italy

 Autoría: LUCIA GREGORIO MENEZO, VALENTIN PUENTE VARONA, PABLO ABAD FIDALGO, JOSE ANGEL GREGORIO MONASTERIO

 2012

28 resultados 
    1 de 2  Siguiente  Última

Estamos realizando la búsqueda. Por favor, espere...