Estamos realizando la búsqueda. Por favor, espere...

 Detalle Investigador

IVAN PEREZ GALLARDO

  • Publicaciones

    8

  • Proyectos

    6

 ivan.perezgallardo@unican.es

 Facultad de Ciencias. Avda. de los Castros, 48. 39005 Santander

Programa Periodo orientación posdoctoral

Programa de Doctorado en Ciencia y Tecnología por la Universidad de Cantabria

 ARQUITECTURA Y TECNOLOGIA DE COMPUTADORES

 DEPARTAMENTO DE INGENIERÍA INFORMÁTICA Y ELECTRÓNICA

Áreas de especialidad: ARQUITECTURA Y TECNOLOGIA DE COMPUTADORES

Scopus Author: 57155930700

 Publicaciones  Proyectos
8 resultados 
       

Efficient bypass in mesh and torus NoCs

Artículo de Revista

Journal of Systems Architecture, Volume 108, September 2020, 101832

 Autoría: IVAN PEREZ GALLARDO, ENRIQUE VALLEJO GUTIERREZ, JULIO RAMON BEIVIDE PALACIO

 01/09/2020

BST: A BookSim-Based Toolset to Simulate NoCs with Single- and Multi-Hop Bypass

Comunicación a Congreso

2020 IEEE International Symposium on Performance Analysis of Systems and Software, ISPASS 2020, Boston, Massachusetts, USA, 23-25 August 2020

 Autoría: IVAN PEREZ GALLARDO, ENRIQUE VALLEJO GUTIERREZ, MIQUEL MORETÓ, JULIO RAMON BEIVIDE PALACIO

 2020

Lagarto I RISC-V Multi-core: Research Challenges to Build and Integrate a Network-on-Chip

Comunicación a Congreso

CCIS, volume 1151, pp 237-248

 Autoría: NEIEL LEYVA-SANTES, IVAN PEREZ GALLARDO, CÉSAR A. HERNÁNDEZ-CALDERÓN, ENRIQUE VALLEJO GUTIERREZ, MIQUEL MORETÓ, JULIO RAMON BEIVIDE PALACIO, MARCO A. RAMÍREZ-SALINAS, LUIS A. VILLA-VARGAS

 2019

SMART++: reducing cost and improving efficiency of multi-hop bypass in NoC routers

Comunicación a Congreso

NOCS '19: Proceedings of the 13th IEEE/ACM International Symposium on Networks-on-Chip

 Autoría: IVAN PEREZ GALLARDO, ENRIQUE VALLEJO GUTIERREZ, JULIO RAMON BEIVIDE PALACIO

 2019

Efficient Router Bypass via Hybrid Flow Control

Comunicación a Congreso

2018 11th International Workshop on Network on Chip Architectures (NoCArc)

 Autoría: IVAN PEREZ GALLARDO, ENRIQUE VALLEJO GUTIERREZ, JULIO RAMON BEIVIDE PALACIO

 2018

Analyzing the Impact of Parallel Programming Models in NoCs of Forthcoming CMP Architectures

Comunicación a Congreso

Proceedings of the EMerging Technology (EMiT) Conference 2016

 Autoría: IVAN PEREZ GALLARDO, EMILIO CASTILLO, JULIO RAMON BEIVIDE PALACIO, ENRIQUE VALLEJO GUTIERREZ, JOSÉ LUIS BOSQUE ORERO, MIKEL MORETÓ, MARC CASAS, MATEO VALERO

 2016

TraceRep : gateway for sharing and collecting traces in HPC systems

Capítulo de libro

7th International Workshop on Science Gateways IWSG 2015 : Proceedings, 3–5 June 2015, Budapest, Hungary

 Autoría: IVAN PEREZ GALLARDO, ENRIQUE VALLEJO GUTIERREZ, JOSÉ LUIS BOSQUE ORERO

 2015

TraceRep: Herramienta de extracción y gestión de trazas en sistemas HPC

Capítulo de libro

Avances en computación paralela, distribuida y de alto rendimiento : Actas de las XXV Jornadas de Paralelismo, Valladolid, 17 a 19 de Septiembre de 2014

 Autoría: IVAN PEREZ GALLARDO, ENRIQUE VALLEJO GUTIERREZ, JOSÉ LUIS BOSQUE ORERO

 2014

8 resultados 
       

Estamos realizando la búsqueda. Por favor, espere...